| Relatório – Trabalho                    |
|-----------------------------------------|
| Projetos Digitais e Microprocessadores  |
|                                         |
|                                         |
|                                         |
| Processador RISC-V                      |
|                                         |
|                                         |
|                                         |
| Aluna:                                  |
| Eloiza Sthefanny Rocha da Silva Cardoso |
| Professor:                              |
| Daniel Oliveira                         |

## • INTRODUÇÃO

O objetivo do trabalho é implementar uma versão monociclo (single cycle) de 32 bits para o subconjunto da ISA RISC-V que realiza instruções e operações do sistema. O máximo de registadores que cada instrução pode utilizar são três, e a manipulação de imediatos (constantes). São baseados em seis formatos de instrução, do tipo R, operação com os registradores, do tipo I, operações com registradores e imediatos, do tipo S, salvar na memória, do tipo B, que são os condicionais e do tipo J, instruções de salto.

#### PRIMEIRA ETAPA

O primeiro passo iniciado no trabalho foi implementar a base do processador, cálculo do PC tanto com 4 quanto com o endereço com a soma do imediato. Logo após coloquei a saída do PC, que é um registrador, na memória de instrução, que vai pegar o conteúdo que está contido no endereço que o PC forneceu. O conteúdo da memória ROM vai para a UC (unidade de controle), para separar em outras operações e controlar todos os processos do processador. Usei o Banco de Registradores disponibilizado pelo digital, onde o Rw é o rd, o registrador que é escrito, onde o Ra é o rs1 usados nas instruções e o Rb o rs2 com a mesma funcionalidade do rs1, cada um desses registradores com 5 bits.

Além disso, usei um comparador para verificar se o Rw irá receber o registrador que não pode ser escrito, portanto a entrada que controla se irá escrever ou não no registrador estará desligada. No projeto geral do processador, também há um calculador de imediato, conforme cada tipo de comando, uma Unidade Lógica Aritmética (ULA), um mux que controla se vai usar imediato na ULA ou não e outro mux se a saída da ula vai ser invertida ou não, outros mux's importantes são do seletor REG que controla qual será o resultado armazenado no registrador e do PC\_src, que controla qual endereço será usado conforme cada instrução.



Visão geral do processador RISC-V.

### UNIDADE DE CONTROLE

A unidade de controle tem como entrada 32 bits que são posteriormente separados para obter o opcode do comando, o funct3 e funct7 que são importantes para identificar cada necessidade de utilização do processador. Além disso, possui onze saídas, sendo elas: WREG com 1 bit que indica se irá escrever ou não no registrador, ULAop com 3 bits que decide qual operação a ula irá realizar, CI que controla se irá ser usado imediato ou valor de registrador na ULA, REG com 2 bits que decide qual resultado irá gravar no registrador, se busca da memória, o salto de instrução ou o valor da saída da ULA, WM com 1 bit que indica se o valor será guardado ou não na memória, IMMop com 2 bits que indica qual tipo de imediato será utilizado, IS com 1 bit e decide se o sinal será invertido ou não e H que será o Halt, o identificador para parar o programa, ou seja, o comando de parada vai ter o bit mais significativo como 1 e o restante como 0, como o bit menos significativo de todos os opcodes são 1's, será parado o programa quando chegar no bit menos significativo igual a 0. Outros são B, J e jalr que são comandos que serão usados no projeto.



# Tabela de saídas conforme a instrução

|     | Inst. | WAS | IALA<br>OP       | CI | REG | WM | IMM<br>ep | 15 | Н | В | J | John |           |       |
|-----|-------|-----|------------------|----|-----|----|-----------|----|---|---|---|------|-----------|-------|
|     | ADD   | 4   | odd              | 0  | 00  | 0  | ХХ        | 0  | 1 | ٥ | 0 | 0    |           |       |
|     | SUB   | 4   | Amer             | 0  | 00  | 0  | ΧХ        | 0  | 1 | 0 | 0 | 0    |           |       |
|     | XOR   | 1   | ne'i             | 0  | 00  | 0  | хX        | 0  | 1 | ٥ | 0 | 0    |           |       |
| R { | OR    | 4   | gl               | 0  | 00  | 0  | XX        | 0  | 1 | 0 | 0 | 0    |           |       |
|     | AND   | 1   | and              | 0  | 00  | 0  | ΧХ        | 0  | 1 | 0 | 0 | 0    |           |       |
|     | SIL   | 1   | the              | 0  | 00  | 0  | * *       | 0  | 1 | 0 | 0 | 0    | operações | ula   |
| l   | SLT   | 1   | cemb             | 0  | 00  | 0  | ХX        | 0  | ١ | 0 | O | 0    | odd       | 000   |
| 1   | ADDI  | 1   | odd              | 1  | 00  | 0  | 00        | 0  | 1 | O | 0 | 0    | vall      | 001   |
|     | XORI  | 1   | 1681             | 4  | 00  | 0  | 00        | 0  | 1 | 0 | 0 | 0    | cemp =    | 0 10  |
|     | ORI   | 1   | e√               | 1  | 00  | 0  | 00        | 0  | 1 | 0 | 0 | 0    | comp <    | 011   |
| I   | ANDI  | 1   | and              | 1  | 00  | 0  | 00        | 0  | 1 | 0 | 0 | 0    | rest      | 1 00  |
|     | SILI  | 1   | Mer              | 4  | 00  | 0  | 00        | 0  | 1 | 0 | 0 | 0    | eluer     | 101   |
|     | SLTI  | 1   | comp             | ٨  | 00  | 0  | 00        | 0  | 1 | 0 | 0 | 0    | er.       | 110   |
|     | LW    | 1   | odd              | 1  | 01  | 0  | 00        | 0  | ١ | 0 | 0 | 0    | and       | 1 4 4 |
| 5{  | 5w    | 0   | odd              | 1  | XX  | 4  | 01        | 0  | ı | 0 | 0 | 0    |           |       |
| (   | BEQ   | 0   | camb             | 0  | хх  | 0  | 10        | 0  | 1 | 1 | 0 | 0    |           |       |
| B   | BNE   | 0   | (Billy)          | 0  | ХХ  | 0  | 10        | 1  | 1 | 1 | 0 | 0    |           |       |
|     | BLT   | 0   | (Sulb            | 0  | XX  | 0  | 10        | 0  | 1 | l | 0 | 0    |           |       |
|     | BGE   | 0   | Cellub<br>Cellub | 0  | ΧX  | 0  | 10        | 1  | 1 | λ | 0 | 0    |           |       |
| 7 { | JAL   | 1   | Х                | X  | 10  | 0  | 11        | 0  | 1 | 0 | 1 | 0    |           |       |
| I   | JALR  | 1   | odd              | 1  | 10  | 0  | 00        | 0  | 1 | 0 | 0 | 4    |           |       |
| # { | HALT  | X   | X                | χ  | χ   | K  | Χ         | X  | 0 | Х | X | Х    |           |       |

| 40 Saida REG   |            |    |    |        |         |
|----------------|------------|----|----|--------|---------|
| R+Ison →00     | UP Colocon | do | mo | tabela | virdode |
| J + Jalr => 10 | R/<br>Isol | s/ | LW | REG    |         |
| LW => 01       | 1          | 0  |    | 00     |         |
|                | 0          | 0  | 1  | 01     |         |
|                | 0          | 1  | 0  | 10     |         |



### Unidade

Dentro da Unidade de controle têm outro conjunto de funções onde foi identificado cada tipo de comando e realizado a sintetização de cada instrução. Foi separado os 7 bits do opcode bit a bit, de 3 bits do funct e apenas o bit que muda no funct 7, que é o 5, pois todos os restantes são zeros para todos. Com isso foi separado o tipo R, I, J, jalr LW, S e B, tudo feito por identificação de sinal.



Também foi usado o identificador de sinal para identificar o tipo de instrução que invertia o valor, pois tanto para BEQ quanto para BNE foi usado o comparador de igual na ula, mas o bne é para saber se é diferente, portanto é necessário a inversão. Portanto, logo após identificar o tipo B, foi aplicado outra identificação de sinal para saber se era igual a determinado funct 3, assim seria aplicado a inversão e o IS valerá 1.



Logo após usar cada identificação, foi feita a saída que possibilita selecionar qual tipo de imediato vai ser utilizado, conforme a tabela e o circuito fornecido.





Para a saída da ULAop foi usada a estratégia de separar cada tipo, ou seja, fazer um seletor de mux que direciona cada operação. Se for do tipo S, LW, J ou Jalr a saída que irá aparecer será o 000, pois é a operação de adição da ula, depois for separado em R + Isol (tipo I dos imediatos) e em B.

| A= 5 + JALR + J+ LW  B= A+ I fol C= B |   |   |       |  |  |  |  |  |
|---------------------------------------|---|---|-------|--|--|--|--|--|
| _A                                    | В | C | 54 50 |  |  |  |  |  |
| 1                                     | 0 | 0 | 0 0   |  |  |  |  |  |
| D                                     | 1 | О | 0 1   |  |  |  |  |  |
| o                                     | О | 1 | 1 0   |  |  |  |  |  |

Quando o seletor for 00, a saída será 000, quando for 01, usará um memória ROM que o número binário da tabela foi transformado em endereços de 5 bits, em hexadecimal, que neles foram armazenados a saída da ula de 3 bits, também em hexadecimal.

|      | R | Isa. | F3  | F7 | ULA op |
|------|---|------|-----|----|--------|
| ADD  | 1 | 0    | 000 | 0  | 000    |
| 5UB  | 1 | 0    | 000 | 1  | 100    |
| AOX  | 1 | 0    | 100 | 0  | 100    |
| OR   | 1 | 0    | 110 | 0  | 110    |
| AND  | 4 | 0    | 111 | 0  | 111    |
| 5LL  | 1 | 0    | 001 | 0  | 001    |
| SLT  | 1 | ٥    | 040 | 0  | 011    |
| ADDI | 0 | 4    | 000 | 0  | 000    |
| IAOX | 0 | 4    | 100 | 0  | 100    |
| IAO  | 0 | 4    | 110 | 0  | 110    |
| IDNA | 0 | 4    | 111 | 0  | 111    |
| อแเ  | 0 | ١    | 001 | 0  | 001    |
| 5LTI | 0 | 4    | 010 | 0  | 001    |

No seletor 10 foi utilizado para o tipo B uma tabela verdade e identificado que a mudança dependia do bit mais significativo, ou seja, as outras saídas são constantes para todos.

|     | F3    | ULA_OP |
|-----|-------|--------|
| BEQ | 000   | 010    |
| BNE | 0 0 1 | 010    |
| BLT | 100   | 011    |
| BGE | 101   | 011    |

Logo após, foi conectado nas entradas do mux obtendo assim cada saída necessária.



# • UNIDADE LÓGICA E ARITMÉTICA

Para a ULA foram utilizadas 8 entradas, sendo elas: Soma, shift, comparação de igual, menor, xor, subtração, and e or, e duas saídas, o zero com 1 bit e o R que possui 32 bits . O seletor de cada função foi escolhido conforme o funct3 para melhor simplificação do circuito.



| oberoges | ula<br>op |
|----------|-----------|
| odd      | 000       |
| vall     | 001       |
| cemp =   | O 10      |
| counto < | 011       |
| non      | 1 00      |
| rule     | 101       |
| eV       | 110       |
| and      | 1 1 1     |
|          |           |

### CALCULADOR DE IMEDIATO

Outra parte do processador é o calculador de imediato que recebe como entrada os 32 bit de comando e o IMMop que seleciona qual tipo de imediato será utilizado.





Os imediatos são usados pegando cada bit indicado na tabela de formatos de instrução dos tipos de imediatos, para isso foi usado distribuidores e extensão de sinal, pois os imediatos possuem de 12 a 13 bits.



### ENTRADAS DO PC

Quando a instrução é do tipo branch, jal e jalr, é necessário que o endereço pule algumas linhas diferente das convencionais de pular sempre para o endereço depois, por isso é necessário fazer um seletor que decida para qual instrução o próximo endereço vai realizar.



Quando o seletor PCsrc for 00, é porque a função irá pular normalmente para as operações seguintes, ou seja, o PC + 4, agora quando for 01 irá pular o PC + imm, pois estará realizando a função de salto do tipo J, ou do tipo B que é o condicional. Mas quando o seletor for 10 realizará o salto com a soma do rs1 + imm, ou seja, o resultado da ula da operação do jalr.

|     |    |   |   |      | PC | L-Src |
|-----|----|---|---|------|----|-------|
| _ ტ | 15 | Z | 7 | JALR | 51 | 50    |
| 0   | 0  | O | О | 0    | 0  | 0     |
| 0   | 0  | 0 | 0 | 1    | 1  | 0     |
| 0   | 0  | 1 | 0 | 1    | 1  | 0     |
| 0   | 0  | 1 | 0 | 0    | 0  | 0     |
| 0   | 0  | 1 | 1 | 0    | 0  | 1     |
| 0   | 0  | 0 | 1 | O    | 0  | 1     |
| 1   | 0  | 0 | 0 | 6    | 0  | 1     |
| 1   | 1  | 1 | 0 | 0    | o  | 1     |
| 1   | 0  | 1 | 0 | 0    | 0  | 0     |
| 1   | 4  | 0 | 0 | 0    | 0  | 0     |

Ao avaliar, especialmente, os casos de branch, é preciso ter atenção para a decisão do seletor.

Ou seja, quando IS = 0 e Z = 0, usa o PC + imm, mas quando o Z = 1, deu falso, então continua para instrução seguinte, ou seja, PC + 4.

Quando IS = 1 e Z = 1, quer dizer que deu verdadeiro, pois o sinal da ula inverte e o endereço vai ser PC + imm, mas quando o Z = 0 quer dizer que deu falso então vai para PC + 4.



Circuito simplificado do PCsrc.

### HALT

Como pontuado anteriormente o halt tem a função de parar o programa, para isso o valor de sua instrução escolhida foi 1 no bit mais significativo e o restante zero, então foi ligado no enable do PC, pois quando o H for 0 nenhuma função será mais executada.



### • CONCLUSÃO

Concluído que todos os requisitos do trabalho foram cumpridos e que o processador RISC-V o relatório foi elaborado com os principais aspectos detalhados da execução de cada etapa do trabalho.